/[gxemul]/trunk/src/include/cpu_ppc.h
This is repository of my old source code which isn't updated any more. Go to git.rot13.org for current projects!
ViewVC logotype

Diff of /trunk/src/include/cpu_ppc.h

Parent Directory Parent Directory | Revision Log Revision Log | View Patch Patch

revision 12 by dpavlin, Mon Oct 8 16:18:38 2007 UTC revision 18 by dpavlin, Mon Oct 8 16:19:11 2007 UTC
# Line 28  Line 28 
28   *  SUCH DAMAGE.   *  SUCH DAMAGE.
29   *   *
30   *   *
31   *  $Id: cpu_ppc.h,v 1.29 2005/08/14 23:44:23 debug Exp $   *  $Id: cpu_ppc.h,v 1.41 2005/10/27 14:01:15 debug Exp $
32   */   */
33    
34  #include "misc.h"  #include "misc.h"
# Line 42  struct cpu_family; Line 42  struct cpu_family;
42  /*  PPC CPU types:  */  /*  PPC CPU types:  */
43  struct ppc_cpu_type_def {  struct ppc_cpu_type_def {
44          char            *name;          char            *name;
45            int             pvr;
46          int             bits;          int             bits;
47          int             flags;          int             flags;
48          int             icache_shift;          int             icache_shift;
49            int             ilinesize;
50          int             iway;          int             iway;
51          int             dcache_shift;          int             dcache_shift;
52            int             dlinesize;
53          int             dway;          int             dway;
54          int             l2cache_shift;          int             l2cache_shift;
55            int             l2linesize;
56          int             l2way;          int             l2way;
57          int             altivec;          int             altivec;
58    
# Line 59  struct ppc_cpu_type_def { Line 63  struct ppc_cpu_type_def {
63  #define PPC_NOFP                1  #define PPC_NOFP                1
64  /*  TODO: Most of these just bogus  */  /*  TODO: Most of these just bogus  */
65    
66  #define PPC_CPU_TYPE_DEFS       {                               \  #define PPC_CPU_TYPE_DEFS       {                                       \
67          { "PPC405GP", 32, PPC_NOFP, 15, 2, 15, 2, 20, 1, 0 },   \          { "PPC405GP",   0,          32, PPC_NOFP, 15,5,2, 15,5,2, 20,5,1, 0 }, \
68          { "PPC603e", 32, 0, 14, 4, 14, 4, 0, 0, 0 },            \          { "PPC603e",    0,          32, 0, 14,5,4, 14,5,4, 0,0,0, 0 },  \
69          { "MPC7400", 32, 0, 15, 2, 15, 2, 19, 1, 1 },           \          { "MPC7400",    0x000c0000, 32, 0, 15,5,2, 15,5,2, 19,5,1, 1 }, \
70          { "PPC750", 32, 0, 15, 2, 15, 2, 20, 1, 0 },            \          { "PPC750",     0x00084202, 32, 0, 15,5,2, 15,5,2, 20,5,1, 0 }, \
71          { "G4e", 32, 0, 15, 8, 15, 8, 18, 8, 1 },               \          { "G4e",        0,          32, 0, 15,5,8, 15,5,8, 18,5,8, 1 }, \
72          { "PPC970", 64, 0, 16, 1, 15, 2, 19, 1, 1 },            \          { "PPC970",     0x00390000, 64, 0, 16,7,1, 15,7,2, 19,7,1, 1 }, \
73          { NULL, 0, 0, 0,0, 0,0, 0,0, 0 }                        \          { NULL,         0,          0,0,0,0,0,0,0,0,0,0,0,0 }           \
74          };          }
75    
76  #define PPC_NGPRS               32  #define PPC_NGPRS               32
77  #define PPC_NFPRS               32  #define PPC_NFPRS               32
# Line 89  struct ppc_instr_call { Line 93  struct ppc_instr_call {
93    
94  /*  Translation cache struct for each physical page:  */  /*  Translation cache struct for each physical page:  */
95  struct ppc_tc_physpage {  struct ppc_tc_physpage {
96            struct ppc_instr_call ics[PPC_IC_ENTRIES_PER_PAGE + 1];
97          uint32_t        next_ofs;       /*  or 0 for end of chain  */          uint32_t        next_ofs;       /*  or 0 for end of chain  */
         uint64_t        physaddr;  
98          int             flags;          int             flags;
99          struct ppc_instr_call ics[PPC_IC_ENTRIES_PER_PAGE + 1];          uint64_t        physaddr;
100  };  };
101    
102  #define PPC_N_VPH_ENTRIES               1048576  #define PPC_N_VPH_ENTRIES               1048576
# Line 111  struct ppc_cpu { Line 115  struct ppc_cpu {
115          struct ppc_cpu_type_def cpu_type;          struct ppc_cpu_type_def cpu_type;
116    
117          uint64_t        of_emul_addr;          uint64_t        of_emul_addr;
         uint64_t        pc_last;  
118    
119          int             mode;           /*  MODE_PPC or MODE_POWER  */          int             mode;           /*  MODE_PPC or MODE_POWER  */
120          int             bits;           /*  32 or 64  */          int             bits;           /*  32 or 64  */
# Line 130  struct ppc_cpu { Line 133  struct ppc_cpu {
133          uint32_t        tbu;            /*  Time Base Upper  */          uint32_t        tbu;            /*  Time Base Upper  */
134          uint32_t        dec;            /*  Decrementer  */          uint32_t        dec;            /*  Decrementer  */
135          uint32_t        hdec;           /*  Hypervisor Decrementer  */          uint32_t        hdec;           /*  Hypervisor Decrementer  */
136            uint64_t        sdr1;           /*  Storage Descriptor Register  */
137            uint64_t        srr0;           /*  Supervisor save/restore 0  */
138            uint64_t        srr1;           /*  Supervisor save/restore 1  */
139          uint64_t        ssr0;           /*  Machine status save/restore          uint64_t        ssr0;           /*  Machine status save/restore
140                                              register 0  */                                              register 0  */
141          uint64_t        ssr1;           /*  Machine status save/restore          uint64_t        ssr1;           /*  Machine status save/restore
# Line 139  struct ppc_cpu { Line 145  struct ppc_cpu {
145          uint64_t        sprg1;          /*  Special Purpose Register G1  */          uint64_t        sprg1;          /*  Special Purpose Register G1  */
146          uint64_t        sprg2;          /*  Special Purpose Register G2  */          uint64_t        sprg2;          /*  Special Purpose Register G2  */
147          uint64_t        sprg3;          /*  Special Purpose Register G3  */          uint64_t        sprg3;          /*  Special Purpose Register G3  */
148            uint64_t        dbsr;           /*  Debug Status Register  */
149          uint32_t        pvr;            /*  Processor Version Register  */          uint32_t        pvr;            /*  Processor Version Register  */
150          uint32_t        pir;            /*  Processor ID  */          uint32_t        pir;            /*  Processor ID  */
151    
152            /*  TODO: 64-bit SRs? (Segment registers)  */
153            uint32_t        sr[16];
154    
155            /*  TODO: 64-bit BATs?  */
156            uint32_t        ibat_u[4];
157            uint32_t        ibat_l[4];
158            uint32_t        dbat_u[4];
159            uint32_t        dbat_l[4];
160    
161            uint64_t        ll_addr;        /*  Load-linked / store-conditional  */
162            int             ll_bit;
163    
164    
165          /*          /*
166           *  Instruction translation cache:           *  Instruction translation cache:
# Line 168  struct ppc_cpu { Line 187  struct ppc_cpu {
187          unsigned char                   *host_store[PPC_N_VPH_ENTRIES];          unsigned char                   *host_store[PPC_N_VPH_ENTRIES];
188          uint32_t                        phys_addr[PPC_N_VPH_ENTRIES];          uint32_t                        phys_addr[PPC_N_VPH_ENTRIES];
189          struct ppc_tc_physpage          *phys_page[PPC_N_VPH_ENTRIES];          struct ppc_tc_physpage          *phys_page[PPC_N_VPH_ENTRIES];
190    
191            uint32_t                        phystranslation[PPC_N_VPH_ENTRIES/32];
192            int16_t                         vaddr_to_tlbindex[PPC_N_VPH_ENTRIES];
193  };  };
194    
195    
# Line 192  struct ppc_cpu { Line 214  struct ppc_cpu {
214  #define PPC_MSR_LE      (1)             /*  Little-Endian Mode  */  #define PPC_MSR_LE      (1)             /*  Little-Endian Mode  */
215    
216  /*  XER bits:  */  /*  XER bits:  */
217  #define PPC_XER_SO      (1 << 31)       /*  Summary Overflow  */  #define PPC_XER_SO      (1UL << 31)     /*  Summary Overflow  */
218  #define PPC_XER_OV      (1 << 30)       /*  Overflow  */  #define PPC_XER_OV      (1 << 30)       /*  Overflow  */
219  #define PPC_XER_CA      (1 << 29)       /*  Carry  */  #define PPC_XER_CA      (1 << 29)       /*  Carry  */
220    
# Line 200  struct ppc_cpu { Line 222  struct ppc_cpu {
222  /*  cpu_ppc.c:  */  /*  cpu_ppc.c:  */
223  void ppc_update_translation_table(struct cpu *cpu, uint64_t vaddr_page,  void ppc_update_translation_table(struct cpu *cpu, uint64_t vaddr_page,
224          unsigned char *host_page, int writeflag, uint64_t paddr_page);          unsigned char *host_page, int writeflag, uint64_t paddr_page);
225  void ppc_invalidate_translation_caches_paddr(struct cpu *cpu, uint64_t paddr);  void ppc32_update_translation_table(struct cpu *cpu, uint64_t vaddr_page,
226  void ppc_invalidate_code_translation_caches(struct cpu *cpu);          unsigned char *host_page, int writeflag, uint64_t paddr_page);
227    void ppc_invalidate_translation_caches(struct cpu *cpu, uint64_t, int);
228    void ppc32_invalidate_translation_caches(struct cpu *cpu, uint64_t, int);
229    void ppc_invalidate_code_translation(struct cpu *cpu, uint64_t, int);
230    void ppc32_invalidate_code_translation(struct cpu *cpu, uint64_t, int);
231  int ppc_memory_rw(struct cpu *cpu, struct memory *mem, uint64_t vaddr,  int ppc_memory_rw(struct cpu *cpu, struct memory *mem, uint64_t vaddr,
232          unsigned char *data, size_t len, int writeflag, int cache_flags);          unsigned char *data, size_t len, int writeflag, int cache_flags);
233  int ppc_cpu_family_init(struct cpu_family *);  int ppc_cpu_family_init(struct cpu_family *);
234    
235    /*  memory_ppc.c:  */
236    int ppc_translate_address(struct cpu *cpu, uint64_t vaddr,
237            uint64_t *return_addr, int flags);
238    
239  #endif  /*  CPU_PPC_H  */  #endif  /*  CPU_PPC_H  */

Legend:
Removed from v.12  
changed lines
  Added in v.18

  ViewVC Help
Powered by ViewVC 1.1.26