/[gxemul]/trunk/src/cpus/cpu_ppc.c
This is repository of my old source code which isn't updated any more. Go to git.rot13.org for current projects!
ViewVC logotype

Diff of /trunk/src/cpus/cpu_ppc.c

Parent Directory Parent Directory | Revision Log Revision Log | View Patch Patch

revision 14 by dpavlin, Mon Oct 8 16:18:51 2007 UTC revision 24 by dpavlin, Mon Oct 8 16:19:56 2007 UTC
# Line 1  Line 1 
1  /*  /*
2   *  Copyright (C) 2005  Anders Gavare.  All rights reserved.   *  Copyright (C) 2005-2006  Anders Gavare.  All rights reserved.
3   *   *
4   *  Redistribution and use in source and binary forms, with or without   *  Redistribution and use in source and binary forms, with or without
5   *  modification, are permitted provided that the following conditions are met:   *  modification, are permitted provided that the following conditions are met:
# Line 25  Line 25 
25   *  SUCH DAMAGE.   *  SUCH DAMAGE.
26   *   *
27   *   *
28   *  $Id: cpu_ppc.c,v 1.12 2005/09/24 23:44:18 debug Exp $   *  $Id: cpu_ppc.c,v 1.58 2006/06/16 18:31:26 debug Exp $
29   *   *
30   *  PowerPC/POWER CPU emulation.   *  PowerPC/POWER CPU emulation.
31   */   */
# Line 40  Line 40 
40  #include "machine.h"  #include "machine.h"
41  #include "memory.h"  #include "memory.h"
42  #include "misc.h"  #include "misc.h"
43    #include "of.h"
44  #include "opcodes_ppc.h"  #include "opcodes_ppc.h"
45    #include "ppc_bat.h"
46    #include "ppc_pte.h"
47    #include "ppc_spr.h"
48    #include "ppc_spr_strings.h"
49  #include "symbol.h"  #include "symbol.h"
50    
51  #define DYNTRANS_DUALMODE_32  #define DYNTRANS_DUALMODE_32
52  #include "tmp_ppc_head.c"  #include "tmp_ppc_head.c"
53    
54    
55    void ppc_pc_to_pointers(struct cpu *);
56    void ppc32_pc_to_pointers(struct cpu *);
57    
58    
59  /*  /*
60   *  ppc_cpu_new():   *  ppc_cpu_new():
61   *   *
# Line 84  int ppc_cpu_new(struct cpu *cpu, struct Line 93  int ppc_cpu_new(struct cpu *cpu, struct
93    
94          /*  Current operating mode:  */          /*  Current operating mode:  */
95          cpu->cd.ppc.bits = cpu->cd.ppc.cpu_type.bits;          cpu->cd.ppc.bits = cpu->cd.ppc.cpu_type.bits;
96          cpu->cd.ppc.pvr = cpu->cd.ppc.cpu_type.pvr;          cpu->cd.ppc.spr[SPR_PVR] = cpu->cd.ppc.cpu_type.pvr;
97    
98            /*  cpu->cd.ppc.msr = PPC_MSR_IR | PPC_MSR_DR |
99                PPC_MSR_SF | PPC_MSR_FP;  */
100    
101            cpu->cd.ppc.spr[SPR_IBAT0U] = 0x00001ffc | BAT_Vs;
102            cpu->cd.ppc.spr[SPR_IBAT0L] = 0x00000000 | BAT_PP_RW;
103            cpu->cd.ppc.spr[SPR_IBAT1U] = 0xc0001ffc | BAT_Vs;
104            cpu->cd.ppc.spr[SPR_IBAT1L] = 0x00000000 | BAT_PP_RW;
105            cpu->cd.ppc.spr[SPR_IBAT3U] = 0xf0001ffc | BAT_Vs;
106            cpu->cd.ppc.spr[SPR_IBAT3L] = 0xf0000000 | BAT_PP_RW;
107            cpu->cd.ppc.spr[SPR_DBAT0U] = 0x00001ffc | BAT_Vs;
108            cpu->cd.ppc.spr[SPR_DBAT0L] = 0x00000000 | BAT_PP_RW;
109            cpu->cd.ppc.spr[SPR_DBAT1U] = 0xc0001ffc | BAT_Vs;
110            cpu->cd.ppc.spr[SPR_DBAT1L] = 0x00000000 | BAT_PP_RW;
111            cpu->cd.ppc.spr[SPR_DBAT2U] = 0xe0001ffc | BAT_Vs;
112            cpu->cd.ppc.spr[SPR_DBAT2L] = 0xe0000000 | BAT_PP_RW;
113            cpu->cd.ppc.spr[SPR_DBAT3U] = 0xf0001ffc | BAT_Vs;
114            cpu->cd.ppc.spr[SPR_DBAT3L] = 0xf0000000 | BAT_PP_RW;
115    
116          cpu->is_32bit = (cpu->cd.ppc.bits == 32)? 1 : 0;          cpu->is_32bit = (cpu->cd.ppc.bits == 32)? 1 : 0;
117    
118          if (cpu->is_32bit) {          if (cpu->is_32bit) {
119                  cpu->update_translation_table = ppc32_update_translation_table;                  cpu->update_translation_table = ppc32_update_translation_table;
120                  cpu->invalidate_translation_caches_paddr =                  cpu->invalidate_translation_caches =
121                      ppc32_invalidate_translation_caches_paddr;                      ppc32_invalidate_translation_caches;
122                  cpu->invalidate_code_translation =                  cpu->invalidate_code_translation =
123                      ppc32_invalidate_code_translation;                      ppc32_invalidate_code_translation;
124          } else {          } else {
125                  cpu->update_translation_table = ppc_update_translation_table;                  cpu->update_translation_table = ppc_update_translation_table;
126                  cpu->invalidate_translation_caches_paddr =                  cpu->invalidate_translation_caches =
127                      ppc_invalidate_translation_caches_paddr;                      ppc_invalidate_translation_caches;
128                  cpu->invalidate_code_translation =                  cpu->invalidate_code_translation =
129                      ppc_invalidate_code_translation;                      ppc_invalidate_code_translation;
130          }          }
# Line 128  int ppc_cpu_new(struct cpu *cpu, struct Line 155  int ppc_cpu_new(struct cpu *cpu, struct
155                  }                  }
156          }          }
157    
158          cpu->cd.ppc.pir = cpu_id;          cpu->cd.ppc.spr[SPR_PIR] = cpu_id;
159    
160          /*  Some default stack pointer value.  TODO: move this?  */          /*  Some default stack pointer value.  TODO: move this?  */
161          cpu->cd.ppc.gpr[1] = machine->physical_ram_in_mb * 1048576 - 4096;          cpu->cd.ppc.gpr[1] = machine->physical_ram_in_mb * 1048576 - 4096;
162    
163            ppc_init_64bit_dummy_tables(cpu);
164    
165          /*          /*
166           *  NOTE/TODO: Ugly hack for OpenFirmware emulation:           *  NOTE/TODO: Ugly hack for OpenFirmware emulation:
167           */           */
# Line 203  void ppc_cpu_dumpinfo(struct cpu *cpu) Line 232  void ppc_cpu_dumpinfo(struct cpu *cpu)
232  /*  /*
233   *  reg_access_msr():   *  reg_access_msr():
234   */   */
235  void reg_access_msr(struct cpu *cpu, uint64_t *valuep, int writeflag)  void reg_access_msr(struct cpu *cpu, uint64_t *valuep, int writeflag,
236            int check_for_interrupts)
237  {  {
238            uint64_t old = cpu->cd.ppc.msr;
239    
240          if (valuep == NULL) {          if (valuep == NULL) {
241                  fatal("reg_access_msr(): NULL\n");                  fatal("reg_access_msr(): NULL\n");
242                  return;                  return;
243          }          }
244    
245          if (writeflag)          if (writeflag) {
246                  cpu->cd.ppc.msr = *valuep;                  cpu->cd.ppc.msr = *valuep;
247    
248                    /*  Switching between temporary and real gpr 0..3?  */
249                    if ((old & PPC_MSR_TGPR) != (cpu->cd.ppc.msr & PPC_MSR_TGPR)) {
250                            int i;
251                            for (i=0; i<PPC_N_TGPRS; i++) {
252                                    uint64_t t = cpu->cd.ppc.gpr[i];
253                                    cpu->cd.ppc.gpr[i] = cpu->cd.ppc.tgpr[i];
254                                    cpu->cd.ppc.tgpr[i] = t;
255                            }
256                    }
257    
258                    if (cpu->cd.ppc.msr & PPC_MSR_IP) {
259                            fatal("\n[ Reboot hack for NetBSD/prep. TODO: "
260                                "fix this. ]\n");
261                            cpu->running = 0;
262                    }
263            }
264    
265          /*  TODO: Is the little-endian bit writable?  */          /*  TODO: Is the little-endian bit writable?  */
266    
267          cpu->cd.ppc.msr &= ~PPC_MSR_LE;          cpu->cd.ppc.msr &= ~PPC_MSR_LE;
# Line 221  void reg_access_msr(struct cpu *cpu, uin Line 270  void reg_access_msr(struct cpu *cpu, uin
270    
271          if (!writeflag)          if (!writeflag)
272                  *valuep = cpu->cd.ppc.msr;                  *valuep = cpu->cd.ppc.msr;
273    
274            if (check_for_interrupts && cpu->cd.ppc.msr & PPC_MSR_EE) {
275                    if (cpu->cd.ppc.dec_intr_pending) {
276                            ppc_exception(cpu, PPC_EXCEPTION_DEC);
277                            cpu->cd.ppc.dec_intr_pending = 0;
278                    } else if (cpu->cd.ppc.irq_asserted)
279                            ppc_exception(cpu, PPC_EXCEPTION_EI);
280            }
281    }
282    
283    
284    /*
285     *  ppc_exception():
286     */
287    void ppc_exception(struct cpu *cpu, int exception_nr)
288    {
289            /*  Save PC and MSR:  */
290            cpu->cd.ppc.spr[SPR_SRR0] = cpu->pc;
291    
292            if (exception_nr >= 0x10 && exception_nr <= 0x13)
293                    cpu->cd.ppc.spr[SPR_SRR1] = (cpu->cd.ppc.msr & 0xffff)
294                        | (cpu->cd.ppc.cr & 0xf0000000);
295            else
296                    cpu->cd.ppc.spr[SPR_SRR1] = (cpu->cd.ppc.msr & 0x87c0ffff);
297    
298            if (!quiet_mode)
299                    fatal("[ PPC Exception 0x%x; pc=0x%"PRIx64" ]\n", exception_nr,
300                        (long long)cpu->pc);
301    
302            /*  Disable External Interrupts, Recoverable Interrupt Mode,
303                and go to Supervisor mode  */
304            cpu->cd.ppc.msr &= ~(PPC_MSR_EE | PPC_MSR_RI | PPC_MSR_PR);
305    
306            cpu->pc = exception_nr * 0x100;
307            if (cpu->cd.ppc.msr & PPC_MSR_IP)
308                    cpu->pc += 0xfff00000ULL;
309    
310            if (cpu->is_32bit)
311                    ppc32_pc_to_pointers(cpu);
312            else
313                    ppc_pc_to_pointers(cpu);
314  }  }
315    
316    
# Line 246  void ppc_cpu_register_dump(struct cpu *c Line 336  void ppc_cpu_register_dump(struct cpu *c
336    
337                  debug("cpu%i: pc  = 0x", x);                  debug("cpu%i: pc  = 0x", x);
338                  if (bits32)                  if (bits32)
339                          debug("%08x", (int)cpu->pc);                          debug("%08"PRIx32, (uint32_t)cpu->pc);
340                  else                  else
341                          debug("%016llx", (long long)cpu->pc);                          debug("%016"PRIx64, (uint64_t)cpu->pc);
342                  debug("  <%s>\n", symbol != NULL? symbol : " no symbol ");                  debug("  <%s>\n", symbol != NULL? symbol : " no symbol ");
343    
344                  debug("cpu%i: lr  = 0x", x);                  debug("cpu%i: lr  = 0x", x);
345                  if (bits32)                  if (bits32)
346                          debug("%08x", (int)cpu->cd.ppc.lr);                          debug("%08"PRIx32, (uint32_t)cpu->cd.ppc.spr[SPR_LR]);
347                  else                  else
348                          debug("%016llx", (long long)cpu->cd.ppc.lr);                          debug("%016"PRIx64, (uint64_t)cpu->cd.ppc.spr[SPR_LR]);
349                  debug("  cr  = 0x%08x\n", (int)cpu->cd.ppc.cr);                  debug("  cr  = 0x%08"PRIx32, (uint32_t)cpu->cd.ppc.cr);
350    
                 debug("cpu%i: ctr = 0x", x);  
351                  if (bits32)                  if (bits32)
352                          debug("%08x", (int)cpu->cd.ppc.ctr);                          debug("  ");
353                  else                  else
354                          debug("%016llx", (long long)cpu->cd.ppc.ctr);                          debug("\ncpu%i: ", x);
355                    debug("ctr = 0x", x);
356                    if (bits32)
357                            debug("%08"PRIx32, (uint32_t)cpu->cd.ppc.spr[SPR_CTR]);
358                    else
359                            debug("%016"PRIx64, (uint64_t)cpu->cd.ppc.spr[SPR_CTR]);
360    
361                  debug("  xer = 0x", x);                  debug("  xer = 0x", x);
362                  if (bits32)                  if (bits32)
363                          debug("%08x\n", (int)cpu->cd.ppc.xer);                          debug("%08"PRIx32, (uint32_t)cpu->cd.ppc.spr[SPR_XER]);
364                  else                  else
365                          debug("%016llx\n", (long long)cpu->cd.ppc.xer);                          debug("%016"PRIx64, (uint64_t)cpu->cd.ppc.spr[SPR_XER]);
366    
367                    debug("\n");
368    
369                  if (bits32) {                  if (bits32) {
370                          /*  32-bit:  */                          /*  32-bit:  */
# Line 294  void ppc_cpu_register_dump(struct cpu *c Line 390  void ppc_cpu_register_dump(struct cpu *c
390                  }                  }
391    
392                  /*  Other special registers:  */                  /*  Other special registers:  */
393                  debug("cpu%i: srr0 = 0x%016llx  srr1 = 0x%016llx\n", x,                  if (bits32) {
394                      (long long)cpu->cd.ppc.srr0, (long long)cpu->cd.ppc.srr1);                          debug("cpu%i: srr0 = 0x%08x srr1 = 0x%08x\n", x,
395                  reg_access_msr(cpu, &tmp, 0);                              (int)cpu->cd.ppc.spr[SPR_SRR0],
396                  debug("cpu%i: msr = 0x%016llx  ", x, (long long)tmp);                              (int)cpu->cd.ppc.spr[SPR_SRR1]);
397                  debug("tb  = 0x%08x%08x\n",                  } else {
398                      (int)cpu->cd.ppc.tbu, (int)cpu->cd.ppc.tbl);                          debug("cpu%i: srr0 = 0x%016llx  srr1 = 0x%016llx\n", x,
399                  debug("cpu%i: dec = 0x%08x  hdec = 0x%08x\n",                              (long long)cpu->cd.ppc.spr[SPR_SRR0],
400                      x, (int)cpu->cd.ppc.dec, (int)cpu->cd.ppc.hdec);                              (long long)cpu->cd.ppc.spr[SPR_SRR1]);
401                    }
402                    debug("cpu%i: msr = ", x);
403                    reg_access_msr(cpu, &tmp, 0, 0);
404                    if (bits32)
405                            debug("0x%08x  ", (int)tmp);
406                    else
407                            debug("0x%016llx  ", (long long)tmp);
408                    debug("tb  = 0x%08x%08x\n", (int)cpu->cd.ppc.spr[SPR_TBU],
409                        (int)cpu->cd.ppc.spr[SPR_TBL]);
410                    debug("cpu%i: dec = 0x%08x", x, (int)cpu->cd.ppc.spr[SPR_DEC]);
411                    if (!bits32)
412                            debug("  hdec = 0x%08x\n",
413                                (int)cpu->cd.ppc.spr[SPR_HDEC]);
414                    debug("\n");
415          }          }
416    
417          if (coprocs & 1) {          if (coprocs & 1) {
# Line 323  void ppc_cpu_register_dump(struct cpu *c Line 433  void ppc_cpu_register_dump(struct cpu *c
433    
434          if (coprocs & 2) {          if (coprocs & 2) {
435                  debug("cpu%i:  sdr1 = 0x%llx\n", x,                  debug("cpu%i:  sdr1 = 0x%llx\n", x,
436                      (long long)cpu->cd.ppc.sdr1);                      (long long)cpu->cd.ppc.spr[SPR_SDR1]);
437                  for (i=0; i<4; i++)                  if (cpu->cd.ppc.cpu_type.flags & PPC_601)
438                          debug("cpu%i:  ibat%iu = 0x%08x  ibat%il = 0x%08x\n",                          debug("cpu%i:  PPC601-style, TODO!\n");
439                              x, i, cpu->cd.ppc.ibat_u[i],                  else {
440                              i, cpu->cd.ppc.ibat_l[i]);                          for (i=0; i<8; i++) {
441                  for (i=0; i<4; i++)                                  int spr = SPR_IBAT0U + i*2;
442                          debug("cpu%i:  dbat%iu = 0x%08x  dbat%il = 0x%08x\n",                                  uint32_t upper = cpu->cd.ppc.spr[spr];
443                              x, i, cpu->cd.ppc.dbat_u[i],                                  uint32_t lower = cpu->cd.ppc.spr[spr+1];
444                              i, cpu->cd.ppc.dbat_l[i]);                                  uint32_t len = (((upper & BAT_BL) << 15)
445                                        | 0x1ffff) + 1;
446                                    debug("cpu%i:  %sbat%i: u=0x%08x l=0x%08x ",
447                                        x, i<4? "i" : "d", i&3, upper, lower);
448                                    if (!(upper & BAT_V)) {
449                                            debug(" (not valid)\n");
450                                            continue;
451                                    }
452                                    if (len < 1048576)
453                                            debug(" (%i KB, ", len >> 10);
454                                    else
455                                            debug(" (%i MB, ", len >> 20);
456                                    if (upper & BAT_Vu)
457                                            debug("user, ");
458                                    if (upper & BAT_Vs)
459                                            debug("supervisor, ");
460                                    if (lower & (BAT_W | BAT_I | BAT_M | BAT_G))
461                                            debug("%s%s%s%s, ",
462                                                lower & BAT_W? "W" : "",
463                                                lower & BAT_I? "I" : "",
464                                                lower & BAT_M? "M" : "",
465                                                lower & BAT_G? "G" : "");
466                                    switch (lower & BAT_PP) {
467                                    case BAT_PP_NONE: debug("NO access"); break;
468                                    case BAT_PP_RO_S: debug("read-only, soft");
469                                                      break;
470                                    case BAT_PP_RO:   debug("read-only"); break;
471                                    case BAT_PP_RW:   debug("read/write"); break;
472                                    }
473                                    debug(")\n");
474                            }
475                    }
476            }
477    
478            if (coprocs & 4) {
479                    for (i=0; i<16; i++) {
480                            uint32_t s = cpu->cd.ppc.sr[i];
481                            debug("cpu%i:", x);
482                            debug("  sr%2i = 0x%08x", i, (int)s);
483                            s &= (SR_TYPE | SR_SUKEY | SR_PRKEY | SR_NOEXEC);
484                            if (s != 0) {
485                                    debug("  (");
486                                    if (s & SR_TYPE) {
487                                            debug("NON-memory type");
488                                            s &= ~SR_TYPE;
489                                            if (s != 0)
490                                                    debug(", ");
491                                    }
492                                    if (s & SR_SUKEY) {
493                                            debug("supervisor-key");
494                                            s &= ~SR_SUKEY;
495                                            if (s != 0)
496                                                    debug(", ");
497                                    }
498                                    if (s & SR_PRKEY) {
499                                            debug("user-key");
500                                            s &= ~SR_PRKEY;
501                                            if (s != 0)
502                                                    debug(", ");
503                                    }
504                                    if (s & SR_NOEXEC)
505                                            debug("NOEXEC");
506                                    debug(")");
507                            }
508                            debug("\n");
509                    }
510          }          }
511  }  }
512    
# Line 363  void ppc_cpu_register_match(struct machi Line 538  void ppc_cpu_register_match(struct machi
538                  *match_register = 1;                  *match_register = 1;
539          } else if (strcasecmp(name, "lr") == 0) {          } else if (strcasecmp(name, "lr") == 0) {
540                  if (writeflag)                  if (writeflag)
541                          m->cpus[cpunr]->cd.ppc.lr = *valuep;                          m->cpus[cpunr]->cd.ppc.spr[SPR_LR] = *valuep;
542                  else                  else
543                          *valuep = m->cpus[cpunr]->cd.ppc.lr;                          *valuep = m->cpus[cpunr]->cd.ppc.spr[SPR_LR];
544                  *match_register = 1;                  *match_register = 1;
545          } else if (strcasecmp(name, "cr") == 0) {          } else if (strcasecmp(name, "cr") == 0) {
546                  if (writeflag)                  if (writeflag)
# Line 375  void ppc_cpu_register_match(struct machi Line 550  void ppc_cpu_register_match(struct machi
550                  *match_register = 1;                  *match_register = 1;
551          } else if (strcasecmp(name, "dec") == 0) {          } else if (strcasecmp(name, "dec") == 0) {
552                  if (writeflag)                  if (writeflag)
553                          m->cpus[cpunr]->cd.ppc.dec = *valuep;                          m->cpus[cpunr]->cd.ppc.spr[SPR_DEC] = *valuep;
554                  else                  else
555                          *valuep = m->cpus[cpunr]->cd.ppc.dec;                          *valuep = m->cpus[cpunr]->cd.ppc.spr[SPR_DEC];
556                  *match_register = 1;                  *match_register = 1;
557          } else if (strcasecmp(name, "hdec") == 0) {          } else if (strcasecmp(name, "hdec") == 0) {
558                  if (writeflag)                  if (writeflag)
559                          m->cpus[cpunr]->cd.ppc.hdec = *valuep;                          m->cpus[cpunr]->cd.ppc.spr[SPR_HDEC] = *valuep;
560                  else                  else
561                          *valuep = m->cpus[cpunr]->cd.ppc.hdec;                          *valuep = m->cpus[cpunr]->cd.ppc.spr[SPR_HDEC];
562                  *match_register = 1;                  *match_register = 1;
563          } else if (strcasecmp(name, "ctr") == 0) {          } else if (strcasecmp(name, "ctr") == 0) {
564                  if (writeflag)                  if (writeflag)
565                          m->cpus[cpunr]->cd.ppc.ctr = *valuep;                          m->cpus[cpunr]->cd.ppc.spr[SPR_CTR] = *valuep;
566                  else                  else
567                          *valuep = m->cpus[cpunr]->cd.ppc.ctr;                          *valuep = m->cpus[cpunr]->cd.ppc.spr[SPR_CTR];
568                  *match_register = 1;                  *match_register = 1;
569          } else if (name[0] == 'r' && isdigit((int)name[1])) {          } else if (name[0] == 'r' && isdigit((int)name[1])) {
570                  int nr = atoi(name + 1);                  int nr = atoi(name + 1);
# Line 402  void ppc_cpu_register_match(struct machi Line 577  void ppc_cpu_register_match(struct machi
577                  }                  }
578          } else if (strcasecmp(name, "xer") == 0) {          } else if (strcasecmp(name, "xer") == 0) {
579                  if (writeflag)                  if (writeflag)
580                          m->cpus[cpunr]->cd.ppc.xer = *valuep;                          m->cpus[cpunr]->cd.ppc.spr[SPR_XER] = *valuep;
581                  else                  else
582                          *valuep = m->cpus[cpunr]->cd.ppc.xer;                          *valuep = m->cpus[cpunr]->cd.ppc.spr[SPR_XER];
583                  *match_register = 1;                  *match_register = 1;
584          } else if (strcasecmp(name, "fpscr") == 0) {          } else if (strcasecmp(name, "fpscr") == 0) {
585                  if (writeflag)                  if (writeflag)
# Line 426  void ppc_cpu_register_match(struct machi Line 601  void ppc_cpu_register_match(struct machi
601    
602    
603  /*  /*
604   *  ppc_cpu_show_full_statistics():   *  ppc_cpu_tlbdump():
605   *   *
606   *  Show detailed statistics on opcode usage on each cpu.   *  Not currently used for PPC.
607   */   */
608  void ppc_cpu_show_full_statistics(struct machine *m)  void ppc_cpu_tlbdump(struct machine *m, int x, int rawflag)
609    {
610    }
611    
612    
613    static void add_response_word(struct cpu *cpu, char *r, uint64_t value,
614            size_t maxlen, int len)
615  {  {
616          fatal("ppc_cpu_show_full_statistics(): TODO\n");          char *format = (len == 4)? "%08"PRIx64 : "%016"PRIx64;
617            if (len == 4)
618                    value &= 0xffffffffULL;
619            if (cpu->byte_order == EMUL_LITTLE_ENDIAN) {
620                    if (len == 4) {
621                            value = ((value & 0xff) << 24) +
622                                    ((value & 0xff00) << 8) +
623                                    ((value & 0xff0000) >> 8) +
624                                    ((value & 0xff000000) >> 24);
625                    } else {
626                            value = ((value & 0xff) << 56) +
627                                    ((value & 0xff00) << 40) +
628                                    ((value & 0xff0000) << 24) +
629                                    ((value & 0xff000000ULL) << 8) +
630                                    ((value & 0xff00000000ULL) >> 8) +
631                                    ((value & 0xff0000000000ULL) >> 24) +
632                                    ((value & 0xff000000000000ULL) >> 40) +
633                                    ((value & 0xff00000000000000ULL) >> 56);
634                    }
635            }
636            snprintf(r + strlen(r), maxlen - strlen(r), format, (uint64_t)value);
637  }  }
638    
639    
640  /*  /*
641   *  ppc_cpu_tlbdump():   *  ppc_cpu_gdb_stub():
  *  
  *  Called from the debugger to dump the TLB in a readable format.  
  *  x is the cpu number to dump, or -1 to dump all CPUs.  
642   *   *
643   *  If rawflag is nonzero, then the TLB contents isn't formated nicely,   *  Execute a "remote GDB" command. Returns a newly allocated response string
644   *  just dumped.   *  on success, NULL on failure.
645   */   */
646  void ppc_cpu_tlbdump(struct machine *m, int x, int rawflag)  char *ppc_cpu_gdb_stub(struct cpu *cpu, char *cmd)
647  {  {
648          fatal("ppc_cpu_tlbdump(): TODO\n");          if (strcmp(cmd, "g") == 0) {
649                    int i;
650                    char *r;
651                    size_t wlen = cpu->is_32bit?
652                        sizeof(uint32_t) : sizeof(uint64_t);
653                    size_t len = 1 + 76 * wlen;
654                    r = malloc(len);
655                    if (r == NULL) {
656                            fprintf(stderr, "out of memory\n");
657                            exit(1);
658                    }
659                    r[0] = '\0';
660                    for (i=0; i<128; i++)
661                            add_response_word(cpu, r, i, len, wlen);
662                    return r;
663            }
664    
665            if (cmd[0] == 'p') {
666                    int regnr = strtol(cmd + 1, NULL, 16);
667                    size_t wlen = cpu->is_32bit?
668                        sizeof(uint32_t) : sizeof(uint64_t);
669                    size_t len = 2 * wlen + 1;
670                    char *r = malloc(len);
671                    r[0] = '\0';
672                    if (regnr >= 0 && regnr <= 31) {
673                            add_response_word(cpu, r,
674                                cpu->cd.ppc.gpr[regnr], len, wlen);
675                    } else if (regnr == 0x40) {
676                            add_response_word(cpu, r, cpu->pc, len, wlen);
677                    } else if (regnr == 0x42) {
678                            add_response_word(cpu, r, cpu->cd.ppc.cr, len, wlen);
679                    } else if (regnr == 0x43) {
680                            add_response_word(cpu, r, cpu->cd.ppc.spr[SPR_LR],
681                                len, wlen);
682                    } else if (regnr == 0x44) {
683                            add_response_word(cpu, r, cpu->cd.ppc.spr[SPR_CTR],
684                                len, wlen);
685                    } else if (regnr == 0x45) {
686                            add_response_word(cpu, r, cpu->cd.ppc.spr[SPR_XER],
687                                len, wlen);
688                    } else {
689                            /*  Unimplemented:  */
690                            add_response_word(cpu, r, 0xcc000 + regnr, len, wlen);
691                    }
692                    return r;
693            }
694    
695            fatal("ppc_cpu_gdb_stub(): TODO\n");
696            return NULL;
697  }  }
698    
699    
700  /*  /*
701   *  ppc_cpu_interrupt():   *  ppc_cpu_interrupt():
702     *
703     *  0..31 are used as BeBox interrupt numbers, 32..47 = ISA,
704     *  64 is used as a "re-assert" signal to cpu->machine->md_interrupt().
705     *
706     *  TODO: don't hardcode to BeBox!
707   */   */
708  int ppc_cpu_interrupt(struct cpu *cpu, uint64_t irq_nr)  int ppc_cpu_interrupt(struct cpu *cpu, uint64_t irq_nr)
709  {  {
710          fatal("ppc_cpu_interrupt(): TODO\n");          /*  fatal("ppc_cpu_interrupt(): 0x%x\n", (int)irq_nr);  */
711          return 0;          if (irq_nr <= 64) {
712                    if (cpu->machine->md_interrupt != NULL)
713                            cpu->machine->md_interrupt(
714                                cpu->machine, cpu, irq_nr, 1);
715                    else
716                            fatal("ppc_cpu_interrupt(): md_interrupt == NULL\n");
717            } else {
718                    /*  Assert PPC IRQ:  */
719                    cpu->cd.ppc.irq_asserted = 1;
720            }
721            return 1;
722  }  }
723    
724    
# Line 466  int ppc_cpu_interrupt(struct cpu *cpu, u Line 727  int ppc_cpu_interrupt(struct cpu *cpu, u
727   */   */
728  int ppc_cpu_interrupt_ack(struct cpu *cpu, uint64_t irq_nr)  int ppc_cpu_interrupt_ack(struct cpu *cpu, uint64_t irq_nr)
729  {  {
730          /*  fatal("ppc_cpu_interrupt_ack(): TODO\n");  */          if (irq_nr <= 64) {
731          return 0;                  if (cpu->machine->md_interrupt != NULL)
732                            cpu->machine->md_interrupt(cpu->machine,
733                                cpu, irq_nr, 0);
734            } else {
735                    /*  De-assert PPC IRQ:  */
736                    cpu->cd.ppc.irq_asserted = 0;
737            }
738            return 1;
739  }  }
740    
741    
# Line 484  int ppc_cpu_interrupt_ack(struct cpu *cp Line 752  int ppc_cpu_interrupt_ack(struct cpu *cp
752   *  cpu->pc for relative addresses.   *  cpu->pc for relative addresses.
753   */   */
754  int ppc_cpu_disassemble_instr(struct cpu *cpu, unsigned char *instr,  int ppc_cpu_disassemble_instr(struct cpu *cpu, unsigned char *instr,
755          int running, uint64_t dumpaddr, int bintrans)          int running, uint64_t dumpaddr)
756  {  {
757          int hi6, xo, lev, rt, rs, ra, rb, imm, sh, me, rc, l_bit, oe_bit;          int hi6, xo, lev, rt, rs, ra, rb, imm, sh, me, rc, l_bit, oe_bit;
758          int spr, aa_bit, lk_bit, bf, bh, bi, bo, mb, nb, bt, ba, bb, fpreg;          int spr, aa_bit, lk_bit, bf, bh, bi, bo, mb, nb, bt, ba, bb, fpreg;
# Line 523  int ppc_cpu_disassemble_instr(struct cpu Line 791  int ppc_cpu_disassemble_instr(struct cpu
791          hi6 = iword >> 26;          hi6 = iword >> 26;
792    
793          switch (hi6) {          switch (hi6) {
794            case 0x4:
795                    debug("ALTIVEC TODO");
796                    /*  vxor etc  */
797                    break;
798          case PPC_HI6_MULLI:          case PPC_HI6_MULLI:
799          case PPC_HI6_SUBFIC:          case PPC_HI6_SUBFIC:
800                  rt = (iword >> 21) & 31;                  rt = (iword >> 21) & 31;
# Line 715  int ppc_cpu_disassemble_instr(struct cpu Line 987  int ppc_cpu_disassemble_instr(struct cpu
987                          debug("unimplemented hi6_19, xo = 0x%x", xo);                          debug("unimplemented hi6_19, xo = 0x%x", xo);
988                  }                  }
989                  break;                  break;
990            case PPC_HI6_RLWNM:
991          case PPC_HI6_RLWIMI:          case PPC_HI6_RLWIMI:
992          case PPC_HI6_RLWINM:          case PPC_HI6_RLWINM:
993                  rs = (iword >> 21) & 31;                  rs = (iword >> 21) & 31;
994                  ra = (iword >> 16) & 31;                  ra = (iword >> 16) & 31;
995                  sh = (iword >> 11) & 31;                  sh = (iword >> 11) & 31;        /*  actually rb for rlwnm  */
996                  mb = (iword >> 6) & 31;                  mb = (iword >> 6) & 31;
997                  me = (iword >> 1) & 31;                  me = (iword >> 1) & 31;
998                  rc = iword & 1;                  rc = iword & 1;
999                  switch (hi6) {                  switch (hi6) {
1000                    case PPC_HI6_RLWNM:
1001                            mnem = power? "rlnm" : "rlwnm"; break;
1002                  case PPC_HI6_RLWIMI:                  case PPC_HI6_RLWIMI:
1003                          mnem = power? "rlimi" : "rlwimi"; break;                          mnem = power? "rlimi" : "rlwimi"; break;
1004                  case PPC_HI6_RLWINM:                  case PPC_HI6_RLWINM:
1005                          mnem = power? "rlinm" : "rlwinm"; break;                          mnem = power? "rlinm" : "rlwinm"; break;
1006                  }                  }
1007                  debug("%s%s\tr%i,r%i,%i,%i,%i",                  debug("%s%s\tr%i,r%i,%s%i,%i,%i",
1008                      mnem, rc?".":"", ra, rs, sh, mb, me);                      mnem, rc?".":"", ra, rs,
1009                        hi6 == PPC_HI6_RLWNM? "r" : "",
1010                        sh, mb, me);
1011                  break;                  break;
1012          case PPC_HI6_ORI:          case PPC_HI6_ORI:
1013          case PPC_HI6_ORIS:          case PPC_HI6_ORIS:
# Line 769  int ppc_cpu_disassemble_instr(struct cpu Line 1046  int ppc_cpu_disassemble_instr(struct cpu
1046          case PPC_HI6_30:          case PPC_HI6_30:
1047                  xo = (iword >> 2) & 7;                  xo = (iword >> 2) & 7;
1048                  switch (xo) {                  switch (xo) {
1049                    case PPC_30_RLDICL:
1050                  case PPC_30_RLDICR:                  case PPC_30_RLDICR:
1051                    case PPC_30_RLDIMI:     /*  mb, not me  */
1052                            mnem = NULL;
1053                            switch (xo) {
1054                            case PPC_30_RLDICL: mnem = "rldicl"; break;
1055                            case PPC_30_RLDICR: mnem = "rldicr"; break;
1056                            case PPC_30_RLDIMI: mnem = "rldimi"; break;
1057                            }
1058                          rs = (iword >> 21) & 31;                          rs = (iword >> 21) & 31;
1059                          ra = (iword >> 16) & 31;                          ra = (iword >> 16) & 31;
1060                          sh = ((iword >> 11) & 31) | ((iword & 2) << 4);                          sh = ((iword >> 11) & 31) | ((iword & 2) << 4);
1061                          me = ((iword >> 6) & 31) | (iword & 0x20);                          me = ((iword >> 6) & 31) | (iword & 0x20);
1062                          rc = iword & 1;                          rc = iword & 1;
1063                          debug("rldicr%s\tr%i,r%i,%i,%i",                          debug("%s%s\tr%i,r%i,%i,%i",
1064                              rc?".":"", ra, rs, sh, me);                              mnem, rc?".":"", ra, rs, sh, me);
1065                          break;                          break;
1066                  default:                  default:
1067                          debug("unimplemented hi6_30, xo = 0x%x", xo);                          debug("unimplemented hi6_30, xo = 0x%x", xo);
# Line 836  int ppc_cpu_disassemble_instr(struct cpu Line 1121  int ppc_cpu_disassemble_instr(struct cpu
1121                  case PPC_31_LDARX:                  case PPC_31_LDARX:
1122                  case PPC_31_LBZX:                  case PPC_31_LBZX:
1123                  case PPC_31_LBZUX:                  case PPC_31_LBZUX:
1124                    case PPC_31_LHAX:
1125                    case PPC_31_LHAUX:
1126                  case PPC_31_LHZX:                  case PPC_31_LHZX:
1127                  case PPC_31_LHZUX:                  case PPC_31_LHZUX:
1128                  case PPC_31_LWZX:                  case PPC_31_LWZX:
1129                  case PPC_31_LWZUX:                  case PPC_31_LWZUX:
1130                    case PPC_31_LHBRX:
1131                    case PPC_31_LWBRX:
1132                    case PPC_31_LFDX:
1133                    case PPC_31_LFSX:
1134                  case PPC_31_STWCX_DOT:                  case PPC_31_STWCX_DOT:
1135                  case PPC_31_STDCX_DOT:                  case PPC_31_STDCX_DOT:
1136                  case PPC_31_STBX:                  case PPC_31_STBX:
# Line 850  int ppc_cpu_disassemble_instr(struct cpu Line 1141  int ppc_cpu_disassemble_instr(struct cpu
1141                  case PPC_31_STWUX:                  case PPC_31_STWUX:
1142                  case PPC_31_STDX:                  case PPC_31_STDX:
1143                  case PPC_31_STDUX:                  case PPC_31_STDUX:
1144                    case PPC_31_STHBRX:
1145                    case PPC_31_STWBRX:
1146                    case PPC_31_STFDX:
1147                    case PPC_31_STFSX:
1148                          /*  rs for stores, rt for loads, actually  */                          /*  rs for stores, rt for loads, actually  */
1149                          load = 0; wlen = 0;                          load = 0; wlen = 0; fpreg = 0;
1150                          rs = (iword >> 21) & 31;                          rs = (iword >> 21) & 31;
1151                          ra = (iword >> 16) & 31;                          ra = (iword >> 16) & 31;
1152                          rb = (iword >> 11) & 31;                          rb = (iword >> 11) & 31;
# Line 860  int ppc_cpu_disassemble_instr(struct cpu Line 1155  int ppc_cpu_disassemble_instr(struct cpu
1155                          case PPC_31_LDARX: wlen=8;load=1; mnem = "ldarx"; break;                          case PPC_31_LDARX: wlen=8;load=1; mnem = "ldarx"; break;
1156                          case PPC_31_LBZX:  wlen=1;load=1; mnem = "lbzx"; break;                          case PPC_31_LBZX:  wlen=1;load=1; mnem = "lbzx"; break;
1157                          case PPC_31_LBZUX: wlen=1;load=1; mnem = "lbzux"; break;                          case PPC_31_LBZUX: wlen=1;load=1; mnem = "lbzux"; break;
1158                            case PPC_31_LHAX:  wlen=2;load=1; mnem = "lhax"; break;
1159                            case PPC_31_LHAUX: wlen=2;load=1; mnem = "lhaux"; break;
1160                          case PPC_31_LHZX:  wlen=2;load=1; mnem = "lhzx"; break;                          case PPC_31_LHZX:  wlen=2;load=1; mnem = "lhzx"; break;
1161                          case PPC_31_LHZUX: wlen=2;load=1; mnem = "lhzux"; break;                          case PPC_31_LHZUX: wlen=2;load=1; mnem = "lhzux"; break;
1162                          case PPC_31_LWZX:  wlen = 4; load = 1;                          case PPC_31_LWZX:  wlen = 4; load = 1;
# Line 868  int ppc_cpu_disassemble_instr(struct cpu Line 1165  int ppc_cpu_disassemble_instr(struct cpu
1165                          case PPC_31_LWZUX: wlen = 4; load = 1;                          case PPC_31_LWZUX: wlen = 4; load = 1;
1166                                  mnem = power? "lux":"lwzux";                                  mnem = power? "lux":"lwzux";
1167                                  break;                                  break;
1168                            case PPC_31_LFDX: fpreg = 1; wlen = 8; load = 1;
1169                                    mnem = "lfdx"; break;
1170                            case PPC_31_LFSX: fpreg = 1; wlen = 4; load = 1;
1171                                    mnem = "lfsx"; break;
1172                          case PPC_31_STWCX_DOT: wlen=4; mnem = "stwcx."; break;                          case PPC_31_STWCX_DOT: wlen=4; mnem = "stwcx."; break;
1173                          case PPC_31_STDCX_DOT: wlen=8; mnem = "stdcx."; break;                          case PPC_31_STDCX_DOT: wlen=8; mnem = "stdcx."; break;
1174                          case PPC_31_STBX:  wlen=1; mnem = "stbx"; break;                          case PPC_31_STBX:  wlen=1; mnem = "stbx"; break;
# Line 882  int ppc_cpu_disassemble_instr(struct cpu Line 1183  int ppc_cpu_disassemble_instr(struct cpu
1183                                  break;                                  break;
1184                          case PPC_31_STDX:  wlen = 8; mnem = "stdx"; break;                          case PPC_31_STDX:  wlen = 8; mnem = "stdx"; break;
1185                          case PPC_31_STDUX: wlen = 8; mnem = "stdux"; break;                          case PPC_31_STDUX: wlen = 8; mnem = "stdux"; break;
1186                            case PPC_31_LHBRX:  wlen = 2; mnem = "lhbrx"; break;
1187                            case PPC_31_LWBRX:  wlen = 4; mnem = power?
1188                                                "lbrx" : "lwbrx"; break;
1189                            case PPC_31_STHBRX: wlen = 2; mnem = "sthbrx"; break;
1190                            case PPC_31_STWBRX: wlen = 4; mnem = power?
1191                                                "stbrx" : "stwbrx"; break;
1192                            case PPC_31_STFDX: fpreg = 1; wlen = 8;
1193                                    mnem = "stfdx"; break;
1194                            case PPC_31_STFSX: fpreg = 1; wlen = 4;
1195                                    mnem = "stfsx"; break;
1196                          }                          }
1197                          debug("%s\tr%i,r%i,r%i", mnem, rs, ra, rb);                          debug("%s\t%s%i,r%i,r%i", mnem,
1198                                fpreg? "f" : "r", rs, ra, rb);
1199                          if (!running)                          if (!running)
1200                                  break;                                  break;
1201                          addr = (ra==0? 0 : cpu->cd.ppc.gpr[ra]) +                          addr = (ra==0? 0 : cpu->cd.ppc.gpr[ra]) +
1202                              cpu->cd.ppc.gpr[rb];                              cpu->cd.ppc.gpr[rb];
1203                            if (cpu->cd.ppc.bits == 32)
1204                                    addr &= 0xffffffff;
1205                          symbol = get_symbol_name(&cpu->machine->symbol_context,                          symbol = get_symbol_name(&cpu->machine->symbol_context,
1206                              addr, &offset);                              addr, &offset);
1207                          if (symbol != NULL)                          if (symbol != NULL)
1208                                  debug(" \t<%s", symbol);                                  debug(" \t<%s", symbol);
1209                          else                          else
1210                                  debug(" \t<0x%llx", (long long)addr);                                  debug(" \t<0x%llx", (long long)addr);
1211                          if (wlen > 0) {                          if (wlen > 0 && !fpreg /* && !reverse */) {
1212                                  /*  TODO  */                                  /*  TODO  */
1213                          }                          }
1214                          debug(">");                          debug(">");
# Line 911  int ppc_cpu_disassemble_instr(struct cpu Line 1225  int ppc_cpu_disassemble_instr(struct cpu
1225                          }                          }
1226                          debug("%s%s\tr%i,r%i", mnem, rc? "." : "", rt, ra);                          debug("%s%s\tr%i,r%i", mnem, rc? "." : "", rt, ra);
1227                          break;                          break;
1228                    case PPC_31_WRTEEI:
1229                            debug("wrteei\t%i", iword & 0x8000? 1 : 0);
1230                            break;
1231                    case PPC_31_MTMSRD:
1232                            /*  TODO: Just a guess based on MTMSR  */
1233                            rs = (iword >> 21) & 31;
1234                            l_bit = (iword >> 16) & 1;
1235                            debug("mtmsrd\tr%i", rs);
1236                            if (l_bit)
1237                                    debug(",%i", l_bit);
1238                            break;
1239                  case PPC_31_ADDZE:                  case PPC_31_ADDZE:
1240                  case PPC_31_ADDZEO:                  case PPC_31_ADDZEO:
1241                          rt = (iword >> 21) & 31;                          rt = (iword >> 21) & 31;
# Line 928  int ppc_cpu_disassemble_instr(struct cpu Line 1253  int ppc_cpu_disassemble_instr(struct cpu
1253                          debug("%s%s\tr%i,r%i", mnem, rc? "." : "", rt, ra);                          debug("%s%s\tr%i,r%i", mnem, rc? "." : "", rt, ra);
1254                          break;                          break;
1255                  case PPC_31_MTSR:                  case PPC_31_MTSR:
1256                          /*  Move to segment register  */                  case PPC_31_MFSR:
1257                            /*  Move to/from segment register  */
1258                          rt = (iword >> 21) & 31;                          rt = (iword >> 21) & 31;
1259                          ra = (iword >> 16) & 15;        /*  actually: sr  */                          ra = (iword >> 16) & 15;        /*  actually: sr  */
1260                          debug("mtsr\t%i,r%i", ra, rt);                          switch (xo) {
1261                            case PPC_31_MTSR:  mnem = "mtsr"; break;
1262                            case PPC_31_MFSR:  mnem = "mfsr"; break;
1263                            }
1264                            debug("%s\tr%i,%i", mnem, rt, ra);
1265                          break;                          break;
1266                  case PPC_31_MTSRIN:                  case PPC_31_MTSRIN:
1267                  case PPC_31_MFSRIN:                  case PPC_31_MFSRIN:
# Line 962  int ppc_cpu_disassemble_instr(struct cpu Line 1292  int ppc_cpu_disassemble_instr(struct cpu
1292                  case PPC_31_SUBFCO:                  case PPC_31_SUBFCO:
1293                  case PPC_31_SUBFE:                  case PPC_31_SUBFE:
1294                  case PPC_31_SUBFEO:                  case PPC_31_SUBFEO:
1295                    case PPC_31_SUBFME:
1296                    case PPC_31_SUBFMEO:
1297                  case PPC_31_SUBFZE:                  case PPC_31_SUBFZE:
1298                  case PPC_31_SUBFZEO:                  case PPC_31_SUBFZEO:
1299                          rt = (iword >> 21) & 31;                          rt = (iword >> 21) & 31;
# Line 1007  int ppc_cpu_disassemble_instr(struct cpu Line 1339  int ppc_cpu_disassemble_instr(struct cpu
1339                          case PPC_31_SUBF:   mnem = "subf"; break;                          case PPC_31_SUBF:   mnem = "subf"; break;
1340                          case PPC_31_SUBFO:  mnem = "subfo"; break;                          case PPC_31_SUBFO:  mnem = "subfo"; break;
1341                          case PPC_31_SUBFC:                          case PPC_31_SUBFC:
1342                                  mnem = power? "sf" : "subfc";                                  mnem = power? "sf" : "subfc"; break;
                                 break;  
1343                          case PPC_31_SUBFCO:                          case PPC_31_SUBFCO:
1344                                  mnem = power? "sfo" : "subfco";                                  mnem = power? "sfo" : "subfco"; break;
                                 break;  
1345                          case PPC_31_SUBFE:                          case PPC_31_SUBFE:
1346                                  mnem = power? "sfe" : "subfe";                                  mnem = power? "sfe" : "subfe"; break;
                                 break;  
1347                          case PPC_31_SUBFEO:                          case PPC_31_SUBFEO:
1348                                  mnem = power? "sfeo" : "subfeo";                                  mnem = power? "sfeo" : "subfeo"; break;
1349                                  break;                          case PPC_31_SUBFME:
1350                                    mnem = power? "sfme" : "subfme"; break;
1351                            case PPC_31_SUBFMEO:
1352                                    mnem = power? "sfmeo" : "subfmeo"; break;
1353                          case PPC_31_SUBFZE:                          case PPC_31_SUBFZE:
1354                                  mnem = power? "sfze" : "subfze";                                  mnem = power? "sfze" : "subfze";
1355                                  no_rb = 1;                                  no_rb = 1;
# Line 1035  int ppc_cpu_disassemble_instr(struct cpu Line 1367  int ppc_cpu_disassemble_instr(struct cpu
1367                          rt = (iword >> 21) & 31;                          rt = (iword >> 21) & 31;
1368                          spr = ((iword >> 6) & 0x3e0) + ((iword >> 16) & 31);                          spr = ((iword >> 6) & 0x3e0) + ((iword >> 16) & 31);
1369                          switch (spr) {                          switch (spr) {
1370                            /*  Some very common ones:  */
1371                          case 8:    debug("mflr\tr%i", rt); break;                          case 8:    debug("mflr\tr%i", rt); break;
1372                          case 9:    debug("mfctr\tr%i", rt); break;                          case 9:    debug("mfctr\tr%i", rt); break;
                         case 26:   debug("mfsrr0\tr%i", rt); break;  
                         case 27:   debug("mfsrr1\tr%i", rt); break;  
                         case 272:  debug("mfsprg\t0,r%i", rt); break;  
                         case 273:  debug("mfsprg\t1,r%i", rt); break;  
                         case 274:  debug("mfsprg\t2,r%i", rt); break;  
                         case 275:  debug("mfsprg\t3,r%i", rt); break;  
                         case 287:  debug("mfpvr\tr%i", rt); break;  
                         /*  TODO: 1008 = hid0?  */  
                         case 1008: debug("mfdbsr\tr%i", rt); break;  
                         case 1009: debug("mfhid1\tr%i", rt); break;  
                         case 1017: debug("mfl2cr\tr%i", rt); break;  
                         case 1018: debug("mfl3cr\tr%i", rt); break;  
1373                          default:debug("mfspr\tr%i,spr%i", rt, spr);                          default:debug("mfspr\tr%i,spr%i", rt, spr);
1374                          }                          }
1375                            if (spr == 8 || spr == 9)
1376                                    debug("\t");
1377                            debug("\t<%s%s", running? "read from " : "",
1378                                ppc_spr_names[spr]==NULL? "?" : ppc_spr_names[spr]);
1379                            if (running) {
1380                                    if (cpu->cd.ppc.bits == 32)
1381                                            debug(": 0x%x", (int)
1382                                                cpu->cd.ppc.spr[spr]);
1383                                    else
1384                                            debug(": 0x%llx", (long long)
1385                                                cpu->cd.ppc.spr[spr]);
1386                            }
1387                            debug(">");
1388                            break;
1389                    case PPC_31_TLBIA:
1390                            debug("tlbia");
1391                            break;
1392                    case PPC_31_SLBIA:
1393                            debug("slbia");
1394                            break;
1395                    case PPC_31_TLBLD:
1396                    case PPC_31_TLBLI:
1397                            rb = (iword >> 11) & 31;
1398                            debug("tlbl%s\tr%i", xo == PPC_31_TLBLD? "d" : "i", rb);
1399                          break;                          break;
1400                  case PPC_31_TLBIE:                  case PPC_31_TLBIE:
1401                          /*  TODO: what is ra? The IBM online docs didn't say  */                          /*  TODO: what is ra? The IBM online docs didn't say  */
# Line 1061  int ppc_cpu_disassemble_instr(struct cpu Line 1406  int ppc_cpu_disassemble_instr(struct cpu
1406                          else                          else
1407                                  debug("tlbie\tr%i", rb);                                  debug("tlbie\tr%i", rb);
1408                          break;                          break;
1409                    case PPC_31_TLBSX_DOT:
1410                            rs = (iword >> 21) & 31;
1411                            ra = (iword >> 16) & 31;
1412                            rb = (iword >> 11) & 31;
1413                            debug("tlbsx.\tr%i,r%i,r%i", rs, ra, rb);
1414                            break;
1415                  case PPC_31_TLBSYNC:                  case PPC_31_TLBSYNC:
1416                          debug("tlbsync");                          debug("tlbsync");
1417                          break;                          break;
# Line 1105  int ppc_cpu_disassemble_instr(struct cpu Line 1456  int ppc_cpu_disassemble_instr(struct cpu
1456                          debug("%s\tr%i,r%i", mnem, ra, rb);                          debug("%s\tr%i,r%i", mnem, ra, rb);
1457                          break;                          break;
1458                  case PPC_31_SLW:                  case PPC_31_SLW:
1459                    case PPC_31_SLD:
1460                  case PPC_31_SRAW:                  case PPC_31_SRAW:
1461                  case PPC_31_SRW:                  case PPC_31_SRW:
1462                  case PPC_31_AND:                  case PPC_31_AND:
1463                  case PPC_31_ANDC:                  case PPC_31_ANDC:
1464                  case PPC_31_NOR:                  case PPC_31_NOR:
1465                    case PPC_31_EQV:
1466                  case PPC_31_OR:                  case PPC_31_OR:
1467                  case PPC_31_ORC:                  case PPC_31_ORC:
1468                  case PPC_31_XOR:                  case PPC_31_XOR:
# Line 1124  int ppc_cpu_disassemble_instr(struct cpu Line 1477  int ppc_cpu_disassemble_instr(struct cpu
1477                                  switch (xo) {                                  switch (xo) {
1478                                  case PPC_31_SLW:  mnem =                                  case PPC_31_SLW:  mnem =
1479                                          power? "sl" : "slw"; break;                                          power? "sl" : "slw"; break;
1480                                    case PPC_31_SLD:  mnem = "sld"; break;
1481                                  case PPC_31_SRAW:  mnem =                                  case PPC_31_SRAW:  mnem =
1482                                          power? "sra" : "sraw"; break;                                          power? "sra" : "sraw"; break;
1483                                  case PPC_31_SRW:  mnem =                                  case PPC_31_SRW:  mnem =
# Line 1132  int ppc_cpu_disassemble_instr(struct cpu Line 1486  int ppc_cpu_disassemble_instr(struct cpu
1486                                  case PPC_31_NAND: mnem = "nand"; break;                                  case PPC_31_NAND: mnem = "nand"; break;
1487                                  case PPC_31_ANDC: mnem = "andc"; break;                                  case PPC_31_ANDC: mnem = "andc"; break;
1488                                  case PPC_31_NOR:  mnem = "nor"; break;                                  case PPC_31_NOR:  mnem = "nor"; break;
1489                                    case PPC_31_EQV:  mnem = "eqv"; break;
1490                                  case PPC_31_OR:   mnem = "or"; break;                                  case PPC_31_OR:   mnem = "or"; break;
1491                                  case PPC_31_ORC:  mnem = "orc"; break;                                  case PPC_31_ORC:  mnem = "orc"; break;
1492                                  case PPC_31_XOR:  mnem = "xor"; break;                                  case PPC_31_XOR:  mnem = "xor"; break;
# Line 1172  int ppc_cpu_disassemble_instr(struct cpu Line 1527  int ppc_cpu_disassemble_instr(struct cpu
1527                          rs = (iword >> 21) & 31;                          rs = (iword >> 21) & 31;
1528                          spr = ((iword >> 6) & 0x3e0) + ((iword >> 16) & 31);                          spr = ((iword >> 6) & 0x3e0) + ((iword >> 16) & 31);
1529                          switch (spr) {                          switch (spr) {
1530                            /*  Some very common ones:  */
1531                          case 8:    debug("mtlr\tr%i", rs); break;                          case 8:    debug("mtlr\tr%i", rs); break;
1532                          case 9:    debug("mtctr\tr%i", rs); break;                          case 9:    debug("mtctr\tr%i", rs); break;
                         case 26:   debug("mtsrr0\tr%i", rs); break;  
                         case 27:   debug("mtsrr1\tr%i", rs); break;  
                         case 272:  debug("mtsprg\t0,r%i", rs); break;  
                         case 273:  debug("mtsprg\t1,r%i", rs); break;  
                         case 274:  debug("mtsprg\t2,r%i", rs); break;  
                         case 275:  debug("mtsprg\t3,r%i", rs); break;  
                         case 528:  debug("mtibatu\t0,r%i", rs); break;  
                         case 529:  debug("mtibatl\t0,r%i", rs); break;  
                         case 530:  debug("mtibatu\t1,r%i", rs); break;  
                         case 531:  debug("mtibatl\t1,r%i", rs); break;  
                         case 532:  debug("mtibatu\t2,r%i", rs); break;  
                         case 533:  debug("mtibatl\t2,r%i", rs); break;  
                         case 534:  debug("mtibatu\t3,r%i", rs); break;  
                         case 535:  debug("mtibatl\t3,r%i", rs); break;  
                         case 536:  debug("mtdbatu\t0,r%i", rs); break;  
                         case 537:  debug("mtdbatl\t0,r%i", rs); break;  
                         case 538:  debug("mtdbatu\t1,r%i", rs); break;  
                         case 539:  debug("mtdbatl\t1,r%i", rs); break;  
                         case 540:  debug("mtdbatu\t2,r%i", rs); break;  
                         case 541:  debug("mtdbatl\t2,r%i", rs); break;  
                         case 542:  debug("mtdbatu\t3,r%i", rs); break;  
                         case 543:  debug("mtdbatl\t3,r%i", rs); break;  
                         case 1008: debug("mtdbsr\tr%i", rs); break;  
1533                          default:debug("mtspr\tspr%i,r%i", spr, rs);                          default:debug("mtspr\tspr%i,r%i", spr, rs);
1534                          }                          }
1535                            if (spr == 8 || spr == 9)
1536                                    debug("\t");
1537                            debug("\t<%s%s", running? "write to " : "",
1538                                ppc_spr_names[spr]==NULL? "?" : ppc_spr_names[spr]);
1539                            if (running) {
1540                                    if (cpu->cd.ppc.bits == 32)
1541                                            debug(": 0x%x", (int)
1542                                                cpu->cd.ppc.gpr[rs]);
1543                                    else
1544                                            debug(": 0x%llx", (long long)
1545                                                cpu->cd.ppc.gpr[rs]);
1546                            }
1547                            debug(">");
1548                          break;                          break;
1549                  case PPC_31_SYNC:                  case PPC_31_SYNC:
1550                          debug("%s", power? "dcs" : "sync");                          debug("%s", power? "dcs" : "sync");
# Line 1216  int ppc_cpu_disassemble_instr(struct cpu Line 1562  int ppc_cpu_disassemble_instr(struct cpu
1562                          }                          }
1563                          debug("%s\tr%i,r%i,%i", mnem, rs, ra, nb);                          debug("%s\tr%i,r%i,%i", mnem, rs, ra, nb);
1564                          break;                          break;
                 case PPC_31_LHBRX:  
                 case PPC_31_LWBRX:  
                 case PPC_31_STHBRX:  
                 case PPC_31_STWBRX:  
                         rt = (iword >> 21) & 31;        /*  stores use rs  */  
                         ra = (iword >> 16) & 31;  
                         rb = (iword >> 11) & 31;  
                         switch (xo) {  
                         case PPC_31_LHBRX:  mnem = "lhbrx"; break;  
                         case PPC_31_LWBRX:  mnem = power?  
                                             "lbrx" : "lwbrx"; break;  
                         case PPC_31_STHBRX: mnem = "sthbrx"; break;  
                         case PPC_31_STWBRX: mnem = power?  
                                             "stbrx" : "stwbrx"; break;  
                         }  
                         debug("%s\tr%i,r%i,r%i", mnem, rt, ra, rb);  
                         break;  
1565                  case PPC_31_SRAWI:                  case PPC_31_SRAWI:
1566                          rs = (iword >> 21) & 31;                          rs = (iword >> 21) & 31;
1567                          ra = (iword >> 16) & 31;                          ra = (iword >> 16) & 31;
# Line 1242  int ppc_cpu_disassemble_instr(struct cpu Line 1571  int ppc_cpu_disassemble_instr(struct cpu
1571                          debug("%s%s\tr%i,r%i,%i", mnem,                          debug("%s%s\tr%i,r%i,%i", mnem,
1572                              rc? "." : "", ra, rs, sh);                              rc? "." : "", ra, rs, sh);
1573                          break;                          break;
1574                    case PPC_31_DSSALL:
1575                            debug("dssall");
1576                            break;
1577                  case PPC_31_EIEIO:                  case PPC_31_EIEIO:
1578                          debug("%s", power? "eieio?" : "eieio");                          debug("%s", power? "eieio?" : "eieio");
1579                          break;                          break;
# Line 1264  int ppc_cpu_disassemble_instr(struct cpu Line 1596  int ppc_cpu_disassemble_instr(struct cpu
1596                          }                          }
1597                          debug("%s%s\tr%i,r%i", mnem, rc? "." : "", ra, rs);                          debug("%s%s\tr%i,r%i", mnem, rc? "." : "", ra, rs);
1598                          break;                          break;
1599                    case PPC_31_LVX:
1600                    case PPC_31_LVXL:
1601                    case PPC_31_STVX:
1602                    case PPC_31_STVXL:
1603                            rs = (iword >> 21) & 31;        /*  vs for stores,  */
1604                            ra = (iword >> 16) & 31;        /*  rs=vl for loads  */
1605                            rb = (iword >> 11) & 31;
1606                            rc = iword & 1;
1607                            switch (xo) {
1608                            case PPC_31_LVX:   mnem = "lvx";  break;
1609                            case PPC_31_LVXL:  mnem = "lvxl"; break;
1610                            case PPC_31_STVX:  mnem = "stvx";  break;
1611                            case PPC_31_STVXL: mnem = "stvxl"; break;
1612                            }
1613                            debug("%s%s\tv%i,r%i,r%i", mnem, rc? "." : "",
1614                                rs, ra, rb);
1615                            break;
1616                  default:                  default:
1617                          debug("unimplemented hi6_31, xo = 0x%x", xo);                          debug("unimplemented hi6_31, xo = 0x%x", xo);
1618                  }                  }
1619                  break;                  break;
1620            case PPC_HI6_LD:
1621          case PPC_HI6_LWZ:          case PPC_HI6_LWZ:
1622          case PPC_HI6_LWZU:          case PPC_HI6_LWZU:
1623          case PPC_HI6_LHZ:          case PPC_HI6_LHZ:
# Line 1276  int ppc_cpu_disassemble_instr(struct cpu Line 1626  int ppc_cpu_disassemble_instr(struct cpu
1626          case PPC_HI6_LHAU:          case PPC_HI6_LHAU:
1627          case PPC_HI6_LBZ:          case PPC_HI6_LBZ:
1628          case PPC_HI6_LBZU:          case PPC_HI6_LBZU:
1629            case PPC_HI6_LFD:
1630            case PPC_HI6_LFS:
1631          case PPC_HI6_LMW:          case PPC_HI6_LMW:
1632            case PPC_HI6_STD:
1633          case PPC_HI6_STW:          case PPC_HI6_STW:
1634          case PPC_HI6_STWU:          case PPC_HI6_STWU:
1635          case PPC_HI6_STH:          case PPC_HI6_STH:
# Line 1284  int ppc_cpu_disassemble_instr(struct cpu Line 1637  int ppc_cpu_disassemble_instr(struct cpu
1637          case PPC_HI6_STB:          case PPC_HI6_STB:
1638          case PPC_HI6_STBU:          case PPC_HI6_STBU:
1639          case PPC_HI6_STMW:          case PPC_HI6_STMW:
         case PPC_HI6_LFD:  
1640          case PPC_HI6_STFD:          case PPC_HI6_STFD:
1641            case PPC_HI6_STFS:
1642                  /*  NOTE: Loads use rt, not rs, but are otherwise similar                  /*  NOTE: Loads use rt, not rs, but are otherwise similar
1643                      to stores  */                      to stores  */
1644                  load = 0; wlen = 0;                  load = 0; wlen = 0;
# Line 1294  int ppc_cpu_disassemble_instr(struct cpu Line 1647  int ppc_cpu_disassemble_instr(struct cpu
1647                  imm = (int16_t)(iword & 0xffff);                  imm = (int16_t)(iword & 0xffff);
1648                  fpreg = 0;                  fpreg = 0;
1649                  switch (hi6) {                  switch (hi6) {
1650                    case PPC_HI6_LD:  load=1; wlen = 8; mnem = "ld"; break;
1651                  case PPC_HI6_LWZ:  load=1; wlen = 4;                  case PPC_HI6_LWZ:  load=1; wlen = 4;
1652                          mnem = power? "l" : "lwz"; break;                          mnem = power? "l" : "lwz"; break;
1653                  case PPC_HI6_LWZU: load=1; wlen = 4;                  case PPC_HI6_LWZU: load=1; wlen = 4;
# Line 1310  int ppc_cpu_disassemble_instr(struct cpu Line 1664  int ppc_cpu_disassemble_instr(struct cpu
1664                          mnem = "lbz"; break;                          mnem = "lbz"; break;
1665                  case PPC_HI6_LBZU: load=1; wlen = 1;                  case PPC_HI6_LBZU: load=1; wlen = 1;
1666                          mnem = "lbzu"; break;                          mnem = "lbzu"; break;
1667                    case PPC_HI6_LFD:  load=1; fpreg=1; wlen=8; mnem = "lfd"; break;
1668                    case PPC_HI6_LFS:  load=1; fpreg=1; wlen=4; mnem = "lfs"; break;
1669                    case PPC_HI6_STD:  wlen=8; mnem = "std"; break;
1670                  case PPC_HI6_STW:  wlen=4; mnem = power? "st" : "stw"; break;                  case PPC_HI6_STW:  wlen=4; mnem = power? "st" : "stw"; break;
1671                  case PPC_HI6_STWU: wlen=4; mnem = power? "stu" : "stwu"; break;                  case PPC_HI6_STWU: wlen=4; mnem = power? "stu" : "stwu"; break;
1672                  case PPC_HI6_STH:  wlen=2; mnem = "sth"; break;                  case PPC_HI6_STH:  wlen=2; mnem = "sth"; break;
# Line 1318  int ppc_cpu_disassemble_instr(struct cpu Line 1675  int ppc_cpu_disassemble_instr(struct cpu
1675                  case PPC_HI6_STBU: wlen=1; mnem = "stbu"; break;                  case PPC_HI6_STBU: wlen=1; mnem = "stbu"; break;
1676                  case PPC_HI6_LMW:  load=1; mnem = power? "lm" : "lmw"; break;                  case PPC_HI6_LMW:  load=1; mnem = power? "lm" : "lmw"; break;
1677                  case PPC_HI6_STMW: mnem = power? "stm" : "stmw"; break;                  case PPC_HI6_STMW: mnem = power? "stm" : "stmw"; break;
1678                  case PPC_HI6_LFD:  load=1; fpreg = 1; mnem = "lfd"; break;                  case PPC_HI6_STFD: fpreg=1; wlen=8; mnem = "stfd"; break;
1679                  case PPC_HI6_STFD: fpreg = 1; mnem = "stfd"; break;                  case PPC_HI6_STFS: fpreg=1; wlen=4; mnem = "stfs"; break;
1680                  }                  }
1681                  debug("%s\t", mnem);                  debug("%s\t", mnem);
1682                  if (fpreg)                  if (fpreg)
# Line 1330  int ppc_cpu_disassemble_instr(struct cpu Line 1687  int ppc_cpu_disassemble_instr(struct cpu
1687                  if (!running)                  if (!running)
1688                          break;                          break;
1689                  addr = (ra==0? 0 : cpu->cd.ppc.gpr[ra]) + imm;                  addr = (ra==0? 0 : cpu->cd.ppc.gpr[ra]) + imm;
1690                    if (cpu->cd.ppc.bits == 32)
1691                            addr &= 0xffffffff;
1692                  symbol = get_symbol_name(&cpu->machine->symbol_context,                  symbol = get_symbol_name(&cpu->machine->symbol_context,
1693                      addr, &offset);                      addr, &offset);
1694                  if (symbol != NULL)                  if (symbol != NULL)
# Line 1374  int ppc_cpu_disassemble_instr(struct cpu Line 1733  int ppc_cpu_disassemble_instr(struct cpu
1733                          int i;                          int i;
1734                          for (i=0; i<wlen; i++)                          for (i=0; i<wlen; i++)
1735                                  tdata |= (cpu->cd.ppc.gpr[rs] &                                  tdata |= (cpu->cd.ppc.gpr[rs] &
1736                                      ((uint64_t)0xff << i));                                      ((uint64_t)0xff << (i*8)));
1737                          debug(": ");                          debug(": ");
1738                          if (wlen >= 4) {                          if (wlen >= 4) {
1739                                  symbol = get_symbol_name(&cpu->machine->                                  symbol = get_symbol_name(&cpu->machine->
# Line 1382  int ppc_cpu_disassemble_instr(struct cpu Line 1741  int ppc_cpu_disassemble_instr(struct cpu
1741                                  if (symbol != NULL)                                  if (symbol != NULL)
1742                                          debug("%s", symbol);                                          debug("%s", symbol);
1743                                  else                                  else
1744                                          debug("0x%llx",                                          debug("0x%llx", (long long)tdata);
                                             (long long)tdata);  
1745                          } else {                          } else {
1746                                  if (tdata > -256 && tdata < 256)                                  if (tdata > -256 && tdata < 256)
1747                                          debug("%i", (int)tdata);                                          debug("%i", (int)tdata);
# Line 1393  int ppc_cpu_disassemble_instr(struct cpu Line 1751  int ppc_cpu_disassemble_instr(struct cpu
1751                  }                  }
1752                  debug(">");                  debug(">");
1753                  break;                  break;
1754            case PPC_HI6_59:
1755                    xo = (iword >> 1) & 1023;
1756                    /*  NOTE: Some floating point instructions only use the
1757                        lowest 5 bits of xo, some use all 10 bits!  */
1758                    switch (xo & 31) {
1759                    case PPC_59_FDIVS:
1760                    case PPC_59_FSUBS:
1761                    case PPC_59_FADDS:
1762                    case PPC_59_FMULS:
1763                    case PPC_59_FMADDS:
1764                            rt = (iword >> 21) & 31;
1765                            ra = (iword >> 16) & 31;
1766                            rb = (iword >> 11) & 31;
1767                            rs = (iword >>  6) & 31;        /*  actually frc  */
1768                            rc = iword & 1;
1769                            switch (xo & 31) {
1770                            case PPC_59_FDIVS:      mnem = "fdivs"; break;
1771                            case PPC_59_FSUBS:      mnem = "fsubs"; break;
1772                            case PPC_59_FADDS:      mnem = "fadds"; break;
1773                            case PPC_59_FMULS:      mnem = "fmuls"; break;
1774                            case PPC_59_FMADDS:     mnem = "fmadds"; break;
1775                            }
1776                            debug("%s%s\t", mnem, rc? "." : "");
1777                            switch (xo & 31) {
1778                            case PPC_59_FMULS:
1779                                    debug("f%i,f%i,f%i", rt, ra, rs);
1780                                    break;
1781                            case PPC_59_FMADDS:
1782                                    debug("f%i,f%i,f%i,f%i", rt, ra, rs, rb);
1783                                    break;
1784                            default:debug("f%i,f%i,f%i", rt, ra, rb);
1785                            }
1786                            break;
1787                    default:/*  TODO: similar to hi6_63  */
1788                            debug("unimplemented hi6_59, xo = 0x%x", xo);
1789                    }
1790                    break;
1791          case PPC_HI6_63:          case PPC_HI6_63:
1792                  xo = (iword >> 1) & 1023;                  xo = (iword >> 1) & 1023;
1793                  switch (xo) {                  /*  NOTE: Some floating point instructions only use the
1794                  case PPC_63_FMR:                      lowest 5 bits of xo, some use all 10 bits!  */
1795                    switch (xo & 31) {
1796                    case PPC_63_FDIV:
1797                    case PPC_63_FSUB:
1798                    case PPC_63_FADD:
1799                    case PPC_63_FMUL:
1800                    case PPC_63_FMSUB:
1801                    case PPC_63_FMADD:
1802                          rt = (iword >> 21) & 31;                          rt = (iword >> 21) & 31;
1803                          ra = (iword >> 16) & 31;                          ra = (iword >> 16) & 31;
1804                          rb = (iword >> 11) & 31;                          rb = (iword >> 11) & 31;
1805                            rs = (iword >>  6) & 31;        /*  actually frc  */
1806                            rc = iword & 1;
1807                            switch (xo & 31) {
1808                            case PPC_63_FDIV:
1809                                    mnem = power? "fd" : "fdiv"; break;
1810                            case PPC_63_FSUB:
1811                                    mnem = power? "fs" : "fsub"; break;
1812                            case PPC_63_FADD:
1813                                    mnem = power? "fa" : "fadd"; break;
1814                            case PPC_63_FMUL:
1815                                    mnem = power? "fm" : "fmul"; break;
1816                            case PPC_63_FMSUB:
1817                                    mnem = power? "fms" : "fmsub"; break;
1818                            case PPC_63_FMADD:
1819                                    mnem = power? "fma" : "fmadd"; break;
1820                            }
1821                            debug("%s%s\t", mnem, rc? "." : "");
1822                            switch (xo & 31) {
1823                            case PPC_63_FMUL:
1824                                    debug("f%i,f%i,f%i", rt, ra, rs);
1825                                    break;
1826                            case PPC_63_FMADD:
1827                                    debug("f%i,f%i,f%i,f%i", rt, ra, rs, rb);
1828                                    break;
1829                            default:debug("f%i,f%i,f%i", rt, ra, rb);
1830                            }
1831                            break;
1832                    default:rt = (iword >> 21) & 31;
1833                            ra = (iword >> 16) & 31;
1834                            rb = (iword >> 11) & 31;
1835                          rc = iword & 1;                          rc = iword & 1;
1836                          switch (xo) {                          switch (xo) {
1837                            case PPC_63_FCMPU:
1838                            case PPC_63_FRSP:
1839                            case PPC_63_FCTIWZ:
1840                            case PPC_63_FNEG:
1841                          case PPC_63_FMR:                          case PPC_63_FMR:
1842                                  debug("fmr%s\tf%i,f%i", rc? "." : "", rt, rb);                          case PPC_63_FNABS:
1843                            case PPC_63_FABS:
1844                                    switch (xo) {
1845                                    case PPC_63_FCMPU:      mnem = "fcmpu"; break;
1846                                    case PPC_63_FCTIWZ:
1847                                            mnem = power? "fcirz" : "fctiwz"; break;
1848                                    case PPC_63_FRSP:       mnem = "frsp"; break;
1849                                    case PPC_63_FNEG:       mnem = "fneg"; break;
1850                                    case PPC_63_FMR:        mnem = "fmr"; break;
1851                                    case PPC_63_FNABS:      mnem = "fnabs"; break;
1852                                    case PPC_63_FABS:       mnem = "fabs"; break;
1853                                    }
1854                                    debug("%s%s\t", mnem, rc? "." : "");
1855                                    switch (xo) {
1856                                    case PPC_63_FCMPU:
1857                                            debug("%i,f%i,f%i", rt >> 2, ra, rb);
1858                                            break;
1859                                    case PPC_63_FCTIWZ:
1860                                    case PPC_63_FRSP:
1861                                    case PPC_63_FNEG:
1862                                    case PPC_63_FMR:
1863                                    case PPC_63_FNABS:
1864                                    case PPC_63_FABS:
1865                                            debug("f%i,f%i", rt, rb);
1866                                            break;
1867                                    default:debug("f%i,f%i,f%i", rt, ra, rb);
1868                                    }
1869                                    break;
1870                            case PPC_63_MFFS:
1871                                    debug("mffs%s\tf%i", rc?".":"", rt);
1872                                  break;                                  break;
1873                            case PPC_63_MTFSF:
1874                                    ra = (iword >> 17) & 255;       /*  flm  */
1875                                    debug("mtfsf%s\t0x%02x,f%i", rc?".":"", ra, rb);
1876                                    break;
1877                            default:debug("unimplemented hi6_63, xo = 0x%x", xo);
1878                          }                          }
                         break;  
                 default:  
                         debug("unimplemented hi6_31, xo = 0x%x", xo);  
1879                  }                  }
1880                  break;                  break;
1881          default:          default:
# Line 1422  int ppc_cpu_disassemble_instr(struct cpu Line 1889  int ppc_cpu_disassemble_instr(struct cpu
1889    
1890    
1891  /*  /*
1892     *  debug_spr_usage():
1893     *
1894     *  Helper function. To speed up overall development speed of the emulator,
1895     *  all SPR accesses are allowed. This function causes unknown/unimplemented
1896     *  SPRs to give a warning.
1897     */
1898    static void debug_spr_usage(uint64_t pc, int spr)
1899    {
1900            static uint32_t spr_used[1024 / sizeof(uint32_t)];
1901            static int initialized = 0;
1902    
1903            if (!initialized) {
1904                    memset(spr_used, 0, sizeof(spr_used));
1905                    initialized = 1;
1906            }
1907    
1908            spr &= 1023;
1909            if (spr_used[spr >> 2] & (1 << (spr & 3)))
1910                    return;
1911    
1912            switch (spr) {
1913            /*  Known/implemented SPRs:  */
1914            case SPR_XER:
1915            case SPR_LR:
1916            case SPR_CTR:
1917            case SPR_DSISR:
1918            case SPR_DAR:
1919            case SPR_DEC:
1920            case SPR_SDR1:
1921            case SPR_SRR0:
1922            case SPR_SRR1:
1923            case SPR_SPRG0:
1924            case SPR_SPRG1:
1925            case SPR_SPRG2:
1926            case SPR_SPRG3:
1927            case SPR_PVR:
1928            case SPR_DMISS:
1929            case SPR_DCMP:
1930            case SPR_HASH1:
1931            case SPR_HASH2:
1932            case SPR_IMISS:
1933            case SPR_ICMP:
1934            case SPR_DBSR:
1935            case SPR_PIR:
1936                    break;
1937            default:if (spr >= SPR_IBAT0U && spr <= SPR_DBAT3L) {
1938                            break;
1939                    } else
1940                            fatal("[ using UNIMPLEMENTED spr %i (%s), pc = "
1941                                "0x%llx ]\n", spr, ppc_spr_names[spr] == NULL?
1942                                "UNKNOWN" : ppc_spr_names[spr], (long long)pc);
1943            }
1944    
1945            spr_used[spr >> 2] |= (1 << (spr & 3));
1946    }
1947    
1948    
1949    /*
1950   *  update_cr0():   *  update_cr0():
1951   *   *
1952   *  Sets the top 4 bits of the CR register.   *  Sets the top 4 bits of the CR register.
# Line 1447  void update_cr0(struct cpu *cpu, uint64_ Line 1972  void update_cr0(struct cpu *cpu, uint64_
1972          }          }
1973    
1974          /*  SO bit, copied from XER:  */          /*  SO bit, copied from XER:  */
1975          c |= ((cpu->cd.ppc.xer >> 31) & 1);          c |= ((cpu->cd.ppc.spr[SPR_XER] >> 31) & 1);
1976    
1977          cpu->cd.ppc.cr &= ~((uint32_t)0xf << 28);          cpu->cd.ppc.cr &= ~((uint32_t)0xf << 28);
1978          cpu->cd.ppc.cr |= ((uint32_t)c << 28);          cpu->cd.ppc.cr |= ((uint32_t)c << 28);
# Line 1459  void update_cr0(struct cpu *cpu, uint64_ Line 1984  void update_cr0(struct cpu *cpu, uint64_
1984    
1985  #include "tmp_ppc_tail.c"  #include "tmp_ppc_tail.c"
1986    
1987    

Legend:
Removed from v.14  
changed lines
  Added in v.24

  ViewVC Help
Powered by ViewVC 1.1.26